brief_bit3
Differences
This shows you the differences between two versions of the page.
| Both sides previous revisionPrevious revisionNext revision | Previous revision | ||
| brief_bit3 [2020/01/01 12:30] – kevin | brief_bit3 [2025/10/14 06:22] (current) – external edit 127.0.0.1 | ||
|---|---|---|---|
| Line 1: | Line 1: | ||
| - | ~~NOTOC~~ | + | BIT3.0已不建议新设计,想了解新款,请点击[[brief_bit31|BIT3.1]] |
| - | <wrap hi> | + | |
| ======简介====== | ======简介====== | ||
| BIT3、BIT3.1是基于MT7688AN的模块,引出了所有PIN,最大限度的发挥MT7688的性能,软件基于OpenWrt等Linux发行版,提供了丰富的外设和存储空间。软件资源和NEO保持共用,BIT3.1是BIT3的改良版。 | BIT3、BIT3.1是基于MT7688AN的模块,引出了所有PIN,最大限度的发挥MT7688的性能,软件基于OpenWrt等Linux发行版,提供了丰富的外设和存储空间。软件资源和NEO保持共用,BIT3.1是BIT3的改良版。 | ||
| Line 18: | Line 18: | ||
| * PCI-E | * PCI-E | ||
| - | ====BIT3.1是BIT3的改良版本,详情如下==== | + | |
| - | * ipex调了方向,防止手工焊接导致ipex端子短路 | + | |
| - | * 串口0的RX增加上拉电阻,防止悬空有干扰命令 | + | |
| - | * cs1根据16和32核心板自带上拉下拉(BIT3.1之后,FLASH在16M及以下均为3B地址模式,32MB均为4B地址模式) | + | |
| - | * 原背面的电容都放到正面,以后的底板不用挖孔 | + | |
| - | * CPURST_N的RC复位电路已经涉及到核心板上 | + | |
| - | * WPS引脚的上拉电阻移至核心板 | + | |
| - | * VDD_FLASH供电二极管移至核心板 | + | |
| - | * 相对比BIT3价格没有变化 | + | |
| - | * 引脚完全兼容,尺寸没有变化 | + | |
| ====硬件资源整理==== | ====硬件资源整理==== | ||
| Line 34: | Line 25: | ||
| |{{ :: | |{{ :: | ||
| + | {{: | ||
| + | ====SCH-PCB库==== | ||
| {{ : | {{ : | ||
| Line 135: | Line 128: | ||
| ======BIT3外围设计====== | ======BIT3外围设计====== | ||
| ---- | ---- | ||
| - | ====FLASH地址模式==== | + | ====地址模式和启动相关==== |
| - | * 启动的SPI总线寻址地址格式分为3Byte和4Byte两种,3Byte最大寻址16MB。(以前一些路由器使用的3B地址模式能依靠扩展指令达到寻址32MB FLASH的目的,但这种方法有弊端) | + | [[7688hdk# |
| - | * winbond的W25Q256 SPI-FLASH默认3B寻址,但可以通过设置ADP位为1将寻址改为4B模式,不受断电的影响。 | + | |
| - | * 同理,7688启动CS1拉低是3B,拉高是4B,不管如何选择,FLASH地址模式和7688启动地址模式必须有对应,即3B对应3B,4B对应4B,否则启动失败。 | + | |
| - | * 不同的地址模式需要烧录对应的Uboot,而OpenWrt已经都兼容。 | + | |
| - | ====MT7688启动模式相关引脚==== | ||
| - | 具体7688启动模式如下图: | ||
| - | {{ :: | ||
| - | 下表就是BIT3模组本身已经对这些PIN做的处理,所以底板在设计时使用到这些PIN一定要谨慎。 | ||
| - | ^ 描述 ^ 模组已做的处理 ^ | ||
| - | | I2S_SDO | 4.7K下拉 | | ||
| - | | SPI_CS1 | 4.7K下拉(默认3B模式)| | ||
| - | | SPI_CLK | 4.7K上拉 | | ||
| - | | SPI_MOSI | 4.7K下拉 | | ||
| - | | UART_TXD0 | 4.7K下拉 | | ||
| - | | UART_TXD1 | 4.7K上拉 | | ||
| - | <wrap hi> | ||
| - | ---- | ||
| ====串口控制台==== | ====串口控制台==== | ||
| 控制台UART_RX0设计时,外部请考虑上拉电阻到3.3V,例如10K、4.7K等等。防止UART_RX0受到干扰情况下执行“命令”。 | 控制台UART_RX0设计时,外部请考虑上拉电阻到3.3V,例如10K、4.7K等等。防止UART_RX0受到干扰情况下执行“命令”。 | ||
brief_bit3.1577881848.txt.gz · Last modified: (external edit)
